2024年安徽开放大学《数字电子电路》形成性考核试题库(含答案).docx

上传人:p** 文档编号:1114967 上传时间:2024-08-01 格式:DOCX 页数:40 大小:32.36KB
下载 相关 举报
2024年安徽开放大学《数字电子电路》形成性考核试题库(含答案).docx_第1页
第1页 / 共40页
2024年安徽开放大学《数字电子电路》形成性考核试题库(含答案).docx_第2页
第2页 / 共40页
2024年安徽开放大学《数字电子电路》形成性考核试题库(含答案).docx_第3页
第3页 / 共40页
2024年安徽开放大学《数字电子电路》形成性考核试题库(含答案).docx_第4页
第4页 / 共40页
2024年安徽开放大学《数字电子电路》形成性考核试题库(含答案).docx_第5页
第5页 / 共40页
2024年安徽开放大学《数字电子电路》形成性考核试题库(含答案).docx_第6页
第6页 / 共40页
2024年安徽开放大学《数字电子电路》形成性考核试题库(含答案).docx_第7页
第7页 / 共40页
2024年安徽开放大学《数字电子电路》形成性考核试题库(含答案).docx_第8页
第8页 / 共40页
2024年安徽开放大学《数字电子电路》形成性考核试题库(含答案).docx_第9页
第9页 / 共40页
2024年安徽开放大学《数字电子电路》形成性考核试题库(含答案).docx_第10页
第10页 / 共40页
亲,该文档总共40页,到这儿已超出免费预览范围,如果喜欢就下载吧!
资源描述

《2024年安徽开放大学《数字电子电路》形成性考核试题库(含答案).docx》由会员分享,可在线阅读,更多相关《2024年安徽开放大学《数字电子电路》形成性考核试题库(含答案).docx(40页珍藏版)》请在第壹文秘上搜索。

1、2024年安徽开放大学数字电子电路形成性考核试题库(含答案)一、单选题1 .十进制数127.25对应的二进制数为0Ax1111111.01B410000000.1Cx1111110.01D4111100011答案:A2 .构成四位寄存器应选用0。A、2个触发器;B、4个触发器C、16个触发器答案:B3 .数字电路中使用的数制是。.A4十进制B、二进制C4十六进制Dx八进制答案:B4 .时序逻辑电路中一定包含。.A、触发器B4组合逻辑电路C4移位寄存器D4译码器答案:A5 .十进制数24用8421BCD码表示为OA410100Bx100100C4100100Dv10100答案:B6 .若要设计一

2、个脉冲序列为IIO1.OoIOIO的序列脉冲发生器,应选用()个触发器。A、2B、3Cx4D、10答案:D7 .集电极开路门(OC门)在使用时须在0之间接一电阻。A、输出与地B、输出与电源Cs输出与输入答案:B8 .需用O片741.S161构成六十进制计数普.)Av1片B、2片C、3片Ds4片答案:B9 .下图四环电阻的阻值应该是O.A42400Bx24C424KOD2.4KQ答案:B10.如下图所示,假设一个14管脚的芯片,管脚排列顺序应该是0。A4bcdBxacbdC、 adcbDxbcda答案:C11 .下列那个是数据选择器。A1741.S112Bv741.S20C4741.S153Ds

3、741.S283答案:C12 .以下表达式中符合逻辑运算法则的是。.A、C=C2Bs1+1=10C、01D、 A+1=1答案:D13 .555构成的施密特触发器的回差电压AUT为()。A4VCCVCC/2C42VCC/3DxVCC/3答案:D14 .构成同步二进制计数器一般应选用的触发器是0.A、D触发器B、R-S触发器C、Jf触发答案:C15 .为增大电压放大倍数,集成运放的中间级多采用0。B4共集放大电路C4共射放大电路D4共漏放大电路答案:A16 .JK触发器欲在CP作用后保持原状态,则JK的值是O。AsJK=11B、JK=IOCsJKO1D4JKOO答案:D17 .在CP作用下,欲使T

4、触发器具有=的功能,其T端应接。A、1Bx0CxQnO4Qn答案:A18 .若在编码器中有50个编码对象,则要求输出二进制代码位数为。位。A、5B、6C、10D45019 .逻辑函数的表示方法中具有唯一性的是O.A、真值表B4袤达式C4逻辑图Dv硬件描述语言答案:A20 .组合逻辑电路通常由()组合而成。A、门路器B4触发器C、计数器D4寄存器答案:A21 .如需要判断两个二进制数的大小或相等,可以使用0电路,A、译码器B4编码器C、数据选择器D4数据比较器答案:D22 .对电压、频率、电流等模拟量进行数字处理之前,必须将其进行0。AxD/A转换B4A/D转换C4直接输入D随意答案:B23.

5、PN结加正向电压时,空间电荷区将0。Av变窄Bv基本不变Cv变宽Dt变化很大答案:A24. 8位移位寄存器,串行输入时经。个脉冲后,8位数码全部移入寄存器中。A、1B42Cx4D、8答案:D25 .将二进制八进制十六进制数转换为十进制数的共同规则是。.Ax除十取余B4乘十取整C4按权展开D4以上均可答案:C26 .石英晶体振荡器的振荡频率取决于。A4石英晶体固有频率B、外接电阻的大小C4外接电容的大小D4以上都是答案:A27 .RS触发器的约束条件是O。AsR+S=1B、R+S=OCvRS=ID4RS=O答案:D28 .标准与或式是由。构成的逻辑表达式。A、与项相或最小项相或Cs最大项相与D、

6、或项相与答案:B29 .下列电路中,不属于组合逻辑电路的是0.A、译码器B4全加器C,寄存器D4编码器答案:C30 .Mea1.y型时序逻辑电路的输出().A,只与电路的现态有关B4只与电路的输入有关C4与电路的现态和电路输入有关Dv与电路的现态和电路的输入无关答案:C31 .在同步计数器中,各触发器状态改变时刻。A%相同B4不相同C4与触发器有关D4与电平相同答案:A32 .下列信号中,。是数字信号。Ax交流电压B4开关状态Cs交通灯状态D4无线电载波答案:B33 .下列信号中,。是数字信号。A、交流电压B4开关状态Cv交通灯状态D、无线电载波答案:B34 .A+BC=O.A、B、CC、(A

7、+B)(A+C)D、A+C答案:C35 .当温度升高时,二极管的反向饱和电流将0。A增大B、不变C、减小D、改变答案:A36 .对于负逻辑而言,某逻辑电路为与门,则对于正逻辑而言,该电路为0。A、与非门B4或非门C、或门D、与门答案:C37四个触发器组成的环行计数器最多有0个有效状态。A、4B、6Cs8Dv16答案:A38 .和数据分配器使用相同型号MS1.的组合逻辑电路是O。A、译码器B4编码器C4数据选择器D、数据比较器答案:A39 .下列哪项具有单向导电特性?()A、N型半导体B1PN结C、P型半导体0.半导体答案:B40.函数F(A.B,C)=AB+BCAC的最小项表达式为0。AsF(

8、A.B.C)=m(0,2,4)Bv(A.B,C)=m(3,5,6,7)GF(AtB1C)=Im(0.2.3.4)D4F(A,B,C)=m(2,4,6,7)41 .二揄入端的或非门,其输入端为A、B,输出端为Y.则其表达式Y=O(IA、BB4选项缺失C,选项缺失D4A+B答案:C42 .函数F(A,B,C)=AB+AC的最小项表达式为()A、选项缺失B4选项缺失C4选项缺失D4选项缺失答案:D43 .N个触发器可以构成能寄存。位二进制数码的寄存器。A、N-1B、NCvN+2D、2N答案:B44 .有三个输入端的或非门电路,要求输出高电平,其输入端应是0。A、全部为高电平Bv至少一个端为高电平Cs

9、全部为低电平D、至少一个端为低电平答案:C45 .八输入的编码器按二进制编码时,输出端的个数是O。A、2个Bv3个Cv4个D8个答案:B46 .组合逻辑电路消除竞争旨险的方法有修改逻辑设计和O。A、电路设计B4在输出端接入滤波电容C4后级加缓冲电路D、屏蔽输入信号的尖峰干扰答案:B47 .函数F=ABBC,使F=1的输入ABC组合为O。AxBC=OOOB4ABC=OIOGABC=I01D4ABC=HO答案:D48若4位同步二进制加法计数器当前的状态是0111,下一个输入时钟脉冲后,其内容变为OA、111B,110C、1000D、11-答案:C49. 一片容量为1024字节X4位的存储器,表示有

10、()个存储单元。A11024B、4G4096Ds8答案:C50 .若要对50个编码对象进行编码,则至少需要0位二进制代码编码.A45B、6C、10Ds50答案:B51 .把一个二进制计数器与一个九进制计数器串联可得到()进制计数器.At2B11C、9答案:D52 .在下列逻辑电路中,不是组合逻辑电路的是O.A4译码器B4编码器C4全加器Dx寄存器答案:D53 .如果触发器的次态仅取决于CP()时输入信号的状态,就可以克服空爵,A、上升(下降)沿高电平G低电平D4无法确定答案:A54 .如若要求集成运放作宽频带放大器,那么集成运放的应选用什么型的?OA4高阻型Bv高速型C4通用型Dv高精度型答案

11、:B55 .在移位寄存器中采用并行输出比串行输出。A、快Bs慢C4一样快Dv不确定答案:A56 .1.=AB+C的对偶式为。Av+BCBs(A+B)CGA+B+CDvABC答案:B57 .T触发器中,当T=I时,触发器实现。功能。A、置1B,置OC、计数D保持答案:C58 .数据分配器输入端的个数是O.At2个Bs1个C、4个D、8个答案:B59 .下列触发器中存在约束条件的是O.A、RS触发器BvJK触发器C4D触发器DvT触发器答案:A60 .若输入变量A、B全为1时,输出F=O,则其输入与输出关系是O.A4非与非C、与Ds或答案:B61 .对于JK触发器,欲使新态Qn+1=,应使输入J=

12、K=OAv0B、QC、1DsQ答案:C62 .能起到定时作用的触发器是0.A4施密特触发器Bv双稳态触发器C、单稳态触发器Ds多谐振荡器答案:c63 .当晶体管工作在放大区,发射结电压和集电结电压应为。A.前者反偏后者也反偏B4前者正偏、后者反偏C、前者正偏、后者也正偏Ds前者反偏后者正偏答案:B64 .选用差动放大电路的原因是O.A4克服温漂B4提高输入电阻C4稳定放大倍数Dx提高电压放大倍数答案:A65 .十六路数据选择器,其地址输入端有。个.A416B、2C、4D8答案:C66逻辑数F=AB+BC,当变量的取值为()时,将出现冒险现象。A1B=C=IBs=C=O51 .。与。是互逆的过程

13、。A、编码B4译码G写码D改码答案:AB52 .若RoM有5根地址输入线,有8根数据输出线,则ROM的字线数为(),ROM的容量为O。A432Bx16C、256D128答案:AC53 .8421BCD码又称0码,是一组0代码表示一位十进制数字。A42-10进制Bv四位二进制C4六位八进制Dv四位十二进制答案:AB54 .RS触发器具有OX。和()的逻辑功能。A、保持B、置0At正确B、错误答案:A21 .JK触发器具有保持置0、置1和翻转的逻辑功能。A、正确Bs错误答案:A22 .在负逻辑的约定下,“1”表示(低电平),“0”表示(高电平)A4正确B、错误答案:A23 .RS触发器的约束条件RS=O表示不允许出现R=S=I的输入.A、正确Bs错误答案:A24 .真值表是将输入逻辑变量的所有可能取值与相应的输出变量函数值排列在一起而组成的表格。A、正确B4错误答案:A25 .石英晶体多谐振荡器的振荡频率与电路中的KC成正比。B.错误答案:B26 .(110110.01)2=(54.25)10Av正确Bv错误答案:A27 .555定时器不仅

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 高等教育 > 习题/试题

copyright@ 2008-2023 1wenmi网站版权所有

经营许可证编号:宁ICP备2022001189号-1

本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。第壹文秘仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知第壹文秘网,我们立即给予删除!