0-99计数显示器设计教案.docx

上传人:p** 文档编号:1186373 上传时间:2024-11-24 格式:DOCX 页数:9 大小:144.74KB
下载 相关 举报
0-99计数显示器设计教案.docx_第1页
第1页 / 共9页
0-99计数显示器设计教案.docx_第2页
第2页 / 共9页
0-99计数显示器设计教案.docx_第3页
第3页 / 共9页
0-99计数显示器设计教案.docx_第4页
第4页 / 共9页
0-99计数显示器设计教案.docx_第5页
第5页 / 共9页
0-99计数显示器设计教案.docx_第6页
第6页 / 共9页
0-99计数显示器设计教案.docx_第7页
第7页 / 共9页
0-99计数显示器设计教案.docx_第8页
第8页 / 共9页
0-99计数显示器设计教案.docx_第9页
第9页 / 共9页
亲,该文档总共9页,全部预览完了,如果喜欢就下载吧!
资源描述

《0-99计数显示器设计教案.docx》由会员分享,可在线阅读,更多相关《0-99计数显示器设计教案.docx(9页珍藏版)》请在第壹文秘上搜索。

1、0-99计数显示器1 .设计任务计数显示器,主要功能为实现0-99的计数及显示功能2 .设计目的(1) 了解计数器的规律功能.(2)学会计数器的使用方法,把握中规模集成计数器74IS161各管膜功能.生藐099计数显示器的收应用.3 .设计设备和器件实训设备:万川表、规律笔、示波器、宜流稳压电源.实训器件:试/电路板、二进制计数器741.S16I(2个)、字符译码器741.S48(2个)、共阴极数码管(2个)、与非门741.SOO(4个)纽扣开美(3个).4 .设计步骤与要求电路组成:脉冲产生电路计数电路显示电路单脉冲发生器计数器子符洋码,共阴极数码管馁集成电路手册,初步了解741.SI61、

2、741.S48和数码管的功能,确定741.SI61、741.S48、741.S00的管脚柞列,了解各管脚的功能.电路如成元件选择:开关产生信号电路可选由两个与非门构成的单脓冲发生器,计数器可选741s1.61对其进展计数.昭示电路可用74138字符译码器和共阴极7段数码管实现.(1) 741s161特性、引脚的连接、161为可预置的4位二进制同步计数曙,共有54/74161和X/741.S161两种线路结构型式,其主要电特性的典型依如卜I型号FPDCT54161C11416132MHz305mWCT511.S161/CT711.S16132MHz93mU161的去除端是异步的,当去除端C1.E

3、AR为低电寻常,不管时钟端C1.OCK状态如何,即可完成去除功能.161的预置及同步的.W置入把握器UWD为低电寻常,低1.OCK上升沿作用下,检出端QA-QD与数据输入端A-D相全都,对于574161,:Ir1.oCK由低至高跳变或跳变前,假设计数把握端EW、EXT为高电平,则1.OADj应避开由低至高电平的跳变,而54/741.S161无此种限制.161的计数是同步的就C1.OCK同时加在四个触发器上而实现的.当ENP、ENT均为海电寻常,在C1.oCK上升沿作用下QA-QD同时变化,从而消退了异步计数器中消灭的计数尖脩,对于54/74161.只有当C1.OCk为高电寻常.ENP、ENT才

4、允许由高至低电平的跳变,而54/741S161的ENP.EM跳变与C1.OCK无关.161有超前进位功能,当计数溢出时,进位输出端(RCO)输出个高电平味冲,其宽度为QA的高电平局iS。在不外加门电路的状况下,可级联成N位网步计数器,对于5741.S16I,在C1.Ock消灭前,即使ENP、ENTxC1.EAR发生变化,电路的功能也不受影响.管脚图:MPP1.EOUTPUTSCARRY.ENAS1.CDATAINPUTS引出端符号,PCOC1.OCKC1.EARENPENTABCD1.OADQA-QD进位输出端时钟输入端(上升沿有效)异步去除输入端(低电平有效)计数把根端计数把握端并行数据输入

5、端同步并行置入把握端(低电平有效)输出端功能表:C1.KC1.RENPENT1.oadFunctionX1.XXXC1.earXHH1.HCount&RCdisab1.edXH1.HHCountdisab1.edXH1.1.HCount&RCdisab1.edTHXX1.1.oadTHHHHIncrementCounter说明:H一高电平1.-低电平X一任意t一低到高电平跳变极限值;电源电J心7V输入电压54/741615.5V54/7411617VENPENTfnJt1.Hi54/741615.5V工作环境温度54一55125fC74XX070C贮存温度-65-150-C(2)741s48字

6、符译码器的特性及引脚48为有内部上拉电阻的BCD一七段译码器/驱动器,共有54/7448、54/741.S48两种线路构造型式,其主要电特性的典型值如下:型号1O1.VCXOFF)P(典型)D54/74486.4mA5.5V265mW541.S482mA5.5V125nW741.S486mA5.5V125mW输出端(Ya-Yg)为高电平有效,可驱动灯缓冲器或共阴极V1.ED.当要求输出015时,消隐输入(B1.)应为J电平或开路,对于输出为O时还要求脉冲消阳输入(RB1.)为高电平或者开路。当BI为低电寻常,不管其它输入前状态如何Ya-Yg均为低电平,当RBI和地址端(A0-A3)均为低电平,

7、并且灯测试输入端(1.T)为高电寻常,Ya-Yg为低电平,脉冲消KS输出(RBO)也变为低电平.当BI为高电平或开路时,1.T为低电平可使Ya-Yg均为高电平。48与248的引出端排列、功能和电特性均样,差异仅在显示6和9.248所显示的6和9比48多出上杠和下杠。引出端符号A-A译码地址输入端(I3B1./RBO消隐输入(低电平有效)/脉冲消隐输出(低电平有效)I.T灯测试输入端1低电平有效)RB1脓冲消的输入端(低电平有效)Ya-Yg段输出极限值电源电压V输入电压54/7448V5474I48V工作环境温度54XXX-55-125,C74XXX0-70C存储温度-65-150X:rce.Q?*订IS1111111.1.11111165432109)I1.81C1.1.T(BtfiSO1.7448间741.S46O1.x716ISIVcchK1.g131a121110IbIcId9)eCQBQCQDQEQFQG13三715U14)单元电路设计脉冲产生电路计数电路1显示电路(5)焊接电路按实训电路图在试聆板上焊接好实训电路,校京电路有无虚婵,确认无误后再接电源.原理图(6)仿真试验:试验器材:电脑一台,MU1.1.iSim2023仿直软件一套试物内容:了解该电路接线原理,调试该电路,U3图I内位十进制计数送工仆波形

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 高等教育 > 大学课件

copyright@ 2008-2023 1wenmi网站版权所有

经营许可证编号:宁ICP备2022001189号-1

本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。第壹文秘仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知第壹文秘网,我们立即给予删除!