EDA考试B.docx

上传人:p** 文档编号:1206381 上传时间:2024-11-24 格式:DOCX 页数:4 大小:20.40KB
下载 相关 举报
EDA考试B.docx_第1页
第1页 / 共4页
EDA考试B.docx_第2页
第2页 / 共4页
EDA考试B.docx_第3页
第3页 / 共4页
EDA考试B.docx_第4页
第4页 / 共4页
亲,该文档总共4页,全部预览完了,如果喜欢就下载吧!
资源描述

《EDA考试B.docx》由会员分享,可在线阅读,更多相关《EDA考试B.docx(4页珍藏版)》请在第壹文秘上搜索。

1、I-PGA基于CP1.D基于3 .进程中的信号班长语句.其侑号更新是()A.按顺序完成:B.比受Jt更快完成:C.在进程的最后完成:D.都不对.4 .下面哪一个是VHD1.中的波形编辑文件的后级名.A.gdfB.scfC.RySD.tdf5 .在元件例化语旬中,用符号实现名称映射,将例化元件端U声明语句中的信号与PORTMAP()中的信号名关联起来.A.=B.:=C.6 .在VHD1.中.含*AIT语句的进程PRocESS的括孔中再加敏感信号,否则则是非法的。A.可以B.不能C.必须D.有时可以7 .下列语句中.不M于并行语句的足:.A.进程语句B.CASE语句Q元件例化语句D.QHENE1.

2、SE语句8 .在EDAH具中.能将硬件描述语方转换为岐什电路的查要工具软件称为,A,仿口器&综合器C适配器D.下我器9 .VHDI.文本编辑中编译时出现如下的报错信息Error:VHD1.syntaxerror:choiceVa1.UC1.engthmistIratChse1.ectorexpressionva1.ue1.ength其锚i5i原因是.A.&达式宽收不见配.B.错将设计文件存入了根目泉.并将其设定成工程.C.设计文件的文件名与实体名不致.D.程序中城少关健词.10 .关于VHD1.数据类型,正确的是-A.数据类型不同不能进行运算B.数据关胆相同才健进行运第C数据类型相同或相符就可

3、以运算I).运募与数据类型无关三、简答H(总共15分,每小Ih分)1.1 HEN_E1.SE条件信号赋值IS句和IFE1.SE图序语句的异同2 .ASMS3机改计过春3 .时序适辑电路由哪儿都分组成?它和组台电路的区别是什么?四、坦序设计总共45分)I,完成1位全加叁的VHD1.语言行为*逑小Ji10分)1.ibraryIeee:useieve.si1._1.gi_1164.a1.1.;en1.i1.yFAIs可MiW件充发与应用裳程J1.I末考试试卷考试专业班1.痴T电值1例渊式寿试时间25_分考试学期qi4I1.制,!一步入命敦卯T号-三11三四五六七A总分4HI20201545II100

4、一、填空,总共20分小2分I1 .VHD1.的中文名称是).2 .用EDA技术进行电子系统设计的目标是最终完成()的设计与实现.3 .可编程器件分为()和(),1KittEDA技术的不断完善与成熟.()的设计方法更多的被应用于VHD1.设计当中.5EDA设计过程中的仿真有三种.它们是().()仍真和()仍典.6目前国际上较大的P1.D器件制造公司有()和()公司.7,行阻状态机的分类;从结构上分()、()、():8.-般把EDA技术的发展分为(人时代和(人阶段“9.IiDA设计流程包括(),()、.和()四个步骤-10.EDA设计输入主要包括(、(),输入和徜入.二、连号,总共4份.每小2分I

5、1 .下列是EDA技术应用时涉及的步骤:A.原理图/HD1.文本输入:R适配;C.时序仿我;D.编程下我;E.硬件测试;F.琮台请选和合造的项构成柒JEDA软件的FPGA/CPID设计流程:2 .P1.D的可1程主要基于.1.UT结构喊赤仄娓枳项结构I请指出下列两种可编程逻辑基于的可茹程结构:3,用数据流完成位全加器VHD1.文本设计,完成结构体部分。(小IQ分)1.ibraryieec:usekec.std_1.ogic_1164.31.1.:entityFAisport(义.y.ci:instd-!oic:*co:outStdJogic);endFA;4如下IS,741.S148是1个8输

6、入.3位:.进IW码输出的优先级编码器.当某一个蚪入有效时(/电平),就可以输出个对应的3位二进制蛔码.当同时有几个输入仃效时,将输出优先级被岛的肥个输入对应的二进制端码,完成结构体部分。(小10分)优先级编码器y1.一y2input(O)inputriorite(1.erKPortinput:inst(IJic-vec1.or(7downtoO);y:outstd_1.ogic_vcvtor(2doM11toO);Endpriorityencoder;port、y,ci:instd1.ok:&co:outstd.1.ogickendFA;2.用VHD1.iS吉来设计一个用使能物入、进位物出及

7、同步清0的增1+进制计完成结构体部分,并结合实及箱对目标器件管脚卜战配置和说明小,分I1.IBRARYIEEE;USE1EKE$TD.OGICJ.A1.1.:USE1EEE.STDJ.OGIC_ARITH.A1.UUSEIEEESTDJoGIQUNSIGNED.A1.1.;ENTITYcM(rISPORTK1.fMc*(NSTD,OGICco:OUTsTD_1.OGIC:Q:OUTSTD.1.IC.VECOR3DOWNTOOKM:OUTSm1.OGuECTOR1N.25PD1.TWB_IPD1.aPD1.TI2BJO1.O”N_27PD1.T1.6B-IO1.1.PDUaPD1.114电1012N_29Pu1.MSUO1.3PD1.30PDueB-I014,1N,3Pu1.B7UOIePn1.qP1.)1.PeB-I01611NJ16皿CPIX31NC,1N.35NCPI、36MC“N_37PIN,N11E.105PIX3RPIN一PhE_106)IN_39PINJU1.EJOTPIXJOP1.NRIQE/Oez1.NJIP1.NJ(9CP1.QJPIXT2PINJJ9o.2,1N.13PINjnCP1.1.3P!N_44P1N.T6Cf1.DA

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 高等教育 > 习题/试题

copyright@ 2008-2023 1wenmi网站版权所有

经营许可证编号:宁ICP备2022001189号-1

本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。第壹文秘仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知第壹文秘网,我们立即给予删除!