《电子技术及应用 第2版》 测试题 第八章测试.docx

上传人:p** 文档编号:996985 上传时间:2024-06-14 格式:DOCX 页数:5 大小:108.92KB
下载 相关 举报
《电子技术及应用 第2版》 测试题 第八章测试.docx_第1页
第1页 / 共5页
《电子技术及应用 第2版》 测试题 第八章测试.docx_第2页
第2页 / 共5页
《电子技术及应用 第2版》 测试题 第八章测试.docx_第3页
第3页 / 共5页
《电子技术及应用 第2版》 测试题 第八章测试.docx_第4页
第4页 / 共5页
《电子技术及应用 第2版》 测试题 第八章测试.docx_第5页
第5页 / 共5页
亲,该文档总共5页,全部预览完了,如果喜欢就下载吧!
资源描述

《《电子技术及应用 第2版》 测试题 第八章测试.docx》由会员分享,可在线阅读,更多相关《《电子技术及应用 第2版》 测试题 第八章测试.docx(5页珍藏版)》请在第壹文秘上搜索。

1、第八章测试一、判断题K()时序逻辑电路一股是有记忆部分触发器和控制部分祖台电路两部分组成的。2、()触发海是能够记忆一位二值量信息的基本逻辑单元电路.3、()在基本RS触发器的基础上,加两个或北门即可岗成同步RS触发器.4、()JK触发器都是卜降沿触发,D触发器都是上升沿触发的。5.()T触发涕都是下降沿触发的.6、()用D触发器组成的数据寄存器在寄存数据时必须先清零,然后才能输入数据。7,()移位宙存器除具有寄存甥的功能外,还可将数码移位。8、)计数脉冲引至所有触发器的CP端,使应反转的触发那同时翻转.你同步计数器.9、)计数脉冲引至所有触发器的CP端,使应反转的触发器同时翻转,称异步计数器

2、.10.(二进制异步减法计数器的接法必须把低位触发零的Q箍与高位触发器的CP端相连。Ih()只要将移位寄行器的最高位的输出端接至最低位的输入端,即构成环形计数游.12、(555定时器可以用外接控制电压来改变翻转电平.13、()多谐振荡器是一种非正弦振荡器,他不需要外加输入信号,只要接通电源,靠自激产生矩形脉冲信号,其输出脓冲频率由电路参数R,C决定.14.(多谐振荡器、单稳态触发器和施密特触发器除出的都是矩形波,因此它们在数字电路中得到广泛应用。15、(5S5定时器组成的单我态触发器是在TH端加入IE脓冲触发的。16.(单稳态触发器可以用来作定时控制.二、选界题,(请将唯一正确选项的字母填入对

3、应的括号内)1、含用触发错的数字电跖属于).A.殂合逻辑电路B.时序逻辑电路C.逻辑电路D.门电跖2、时序逻辑电路中一定含KA.触发海B.组合避轮电路C.移位寄存D.译码潴3、根据触发器的),触发器可分为RS触发器、JK触发器、D触发器、T触发器等。A电路结构B电路结构和边辑功能C.能辑功能D用途4、触发器的RiI端是().A.诲电平直接置零湘B.高电平直接盥I端C低电平面接徨零端D.低电平C1.接附1端5.某JK触发器,旬来一个时钟脉冲就翻转一次,则其J,K端的状态应为()。A.J=I.K=OB.J=0.K=IC.J=().K=OD.J=I.K=I6、T触发器中,当T=I时,触发器实现()功

4、能.KIB.WOC.计数D.保持7、四位并行输入寄存器输入一个新的四位数据时需要()个CP时钟脓冲信号。A.0B.1C.2D.48、同步计算者是指()的计数器.A.由同类型的触发器构成B.各触发器时钟端连在一起,统由系统时钟控制C.可用前级的输出做后缎触发器的时钟D可用后级的输出作前级触发器的时钟9、同步时序电路和异步时序电路比较.其差异在于后者().A.没有触发器B.没有统一的时仲脓冲控制C没有柩定状态D.输出只与内部状态有关10.在异步二进制计数器中,从。开始计数,当卜进制数为60时,需要触发器的个数为()个.A.4B.5C.6D.811、由n位寄存器组成的扭环移位寄存器可以构成()进制计

5、数器,A.nB.2nC.4nD.612.555定时零中的援冲渊的作用是().A.反和B.提图带负我能力C,隔离D.提高带负我能力同时具有隔离作用13、多调振荡器有()。A.两个稳定状态氏一个稳定状态一个曾稳态C.两个树稳态D.记忆二进制数的功能14、施密特触发器的主要特点是().A.有两个稳态B.有两个哲称态C.有一个新稳态D.有一个松态15、单稔态触发器的主要用途是().A.产生裾齿波B.产生正弦波C触发D.整形三、分析题1、某同步RS触发器的输入端CP、K和S的波形如图8-1所示,设触发器的初始状态为1,试画出可控RS触发器输出湘0的波形图.cp_TJ-1.J-1.J-I一图8-1分析I卷

6、图2、某JKfct发器电路如图8-2(八)所示,其输入端R/CP.1/和K的波形如图8-2(b)所示,试画出JK触发器输出端。的波形图.而1.Jcp-1.J-1.J-1.-1.J-1-Qb)图8-2g2图图8-3题3图3、某。触发器电路如图8-3(八)所示,其输入端CP、A和6的某形如图8-3(b)所示,试行出。触发器怆出端。和输出灿丫的波形图.4、已知时钟脓冲C户的波形如图8-4所示,设它们初始状态均为“I要求:试分别画出图中各触发器输由端。的波形:(2)指出哪些触发着电路具有计数功能,038-4BH图5、由。触发器和欢触发器构成的时序电路如图8-5(八)所示,5知两个触发器的初始状态均为“

7、11”时钟脓冲CP的波形如图8-5所示,试画出均触发器和JK触发C输出战Q?和0的波形图。QiQi图8-5也5图6、由JK触发器相成的时序逻辑电路如图8-6所示,己知时钟脉冲CP和输入变址X的波形,试T出各触发器始出前QQ的波形.设各触发器的初始状态为“101H8-6JB6图7、试分析如图8-7所示电路实现何种逻辑功能,其中X是控制端,对X=O和X=I分别分析.设所有,/K触发器的初始状态为“00”.Qi图87虺7图8、如图8-8所示由。触发器构成的时序设卷电跖,设Ql,Ql的初始状态为-Hl要求:(1)各触发器输入端。的逻辑关系式;(2画出该电路的QlQJQl的波形图:3根据所得的波形图,试到阍该电路是几进制的计数器?(4)判断该电路是同步计数器还足异步计数器?图8-8麴8图9、如图89所示为某一计数湍电路.设各触发器的初始状态为“001”.要求:(1)判断此电路是同步计数器还是异步计数器:(2)写出各触发器输入瑞的逻辑关系式:(3写出该计数器怆出端QzC1&的状态衣.10、分别取用打图法和置位法,用741.S290实现个一:十二进制计数器.11、分别采用归零法和双位法,用741.S161实现一个三十二进制计数器,

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 高等教育 > 习题/试题

copyright@ 2008-2023 1wenmi网站版权所有

经营许可证编号:宁ICP备2022001189号-1

本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。第壹文秘仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知第壹文秘网,我们立即给予删除!