定时控制器逻辑电路设计.docx

上传人:p** 文档编号:888564 上传时间:2024-03-26 格式:DOCX 页数:9 大小:31.22KB
下载 相关 举报
定时控制器逻辑电路设计.docx_第1页
第1页 / 共9页
定时控制器逻辑电路设计.docx_第2页
第2页 / 共9页
定时控制器逻辑电路设计.docx_第3页
第3页 / 共9页
定时控制器逻辑电路设计.docx_第4页
第4页 / 共9页
定时控制器逻辑电路设计.docx_第5页
第5页 / 共9页
定时控制器逻辑电路设计.docx_第6页
第6页 / 共9页
定时控制器逻辑电路设计.docx_第7页
第7页 / 共9页
定时控制器逻辑电路设计.docx_第8页
第8页 / 共9页
定时控制器逻辑电路设计.docx_第9页
第9页 / 共9页
亲,该文档总共9页,全部预览完了,如果喜欢就下载吧!
资源描述

《定时控制器逻辑电路设计.docx》由会员分享,可在线阅读,更多相关《定时控制器逻辑电路设计.docx(9页珍藏版)》请在第壹文秘上搜索。

1、一概述为了能使仪器在特定的时间内工作,通常需要人在场干预才能完成。本课题设计的定时器,就是能使你不在时,仪器也能按时翻开和关闭。例如你想用录音机、录像机录下某一时连续的节目,而这一段时间你又有其他事要做,不在家或机器旁边,你就可以实现预置一下定时器。在几点几分准时翻开机器,到某时某刻关掉机器。数字钟是采用数字电路实现对时、分、秒数字显示的计时装置,以其显示的直观性、走时准确稳定而受到人们的欢迎,广泛用于个人家庭、车站、码头、办公室等公共场所,给人们的生活、学习、工作、娱乐带来了极大的方便,诸如定时自动报警、按时自动打铃、时间程序自动控制、定时播送、通断动力设备、以及各种定时电气的自动启用等,所

2、有这些,都是以钟表数字化为根基的。定时控制器由供电单元、数字钟单元、定时单元以及控制输出单元等几局部组成.如图1所示为定时控制器系统框图。图1二 .设计任务和要求设计一个带数组电子钟的定时控制器逻辑电路,具体任务要求如下:1 .可设定定时启动开场时间与定时完毕判定时间2 .定时开场,指示灯亮;定时完毕,指示灯灭3 .定时范围可以选择4 .具有电子钟功能,显示为四位数三 .电路设计数字钟一般由振荡器、分频器、计数器、译码器、显示器等几局部组成。这些都是数字电路中应用最广的基本电路。石英晶体振荡器产生的时标信号送到分频器,分频电路将时标信号分成每秒一次的方波秒信号。秒信号送入计数器进展计时,并把累

3、计的结果以“时、分、“秒”的数字显示出来。“秒”的显示由两级计数器和译码器组成的六十进制计数电路实现;“分”的显示电路与“秒”一样,时”的显示由两级计数器和译码器组成的二十四进制计数电路实现。所有计时结果结果由六位数码管显示。3.1 石英晶体振荡器振荡器是电子钟的核心,用它产生标准频率信号,再由分频器分成秒时间冲。振荡器振荡频率的精度与稳定度基本上决定了钟的准确度。振荡器是由石英晶体,微调电容与集成反相器等元件构成。石英晶体振荡器电路给数字钟提供一个频率稳定准确的32768Hz的方波信号,可保证数字钟的走时准确及稳定。不管是指针式的电子钟还是数字显示的电子钟都使用了晶体振荡器电路。图中1门、2

4、门是反相器,1门用于振荡,2门用于缓冲整形,Rl为反响电阻,反响电阻的作用是为反相器提供偏置,使其工作在放大状态。反响电阻Rl的值选取太大,会使放大器偏置不稳甚至不能正常工作;R值太小又会使反响网络负担加重。图中G是频率微调电容,一般取5-35pFC2是温度特性校正电容,一般取20-40pF电容C|、C2与晶体共同构成11形网络,以控制振荡频率,并使输入输出相移180度。从有关手册中,可查得G、Cz均为30pF当要求频率准确度和稳定度更高时,还可接入校正电容并采取温度补偿措施。石英晶体振荡器XTAL的振荡频率选为32768Hzo该元件专为数字钟电路而设计,其频率较低且稳定,有利于减少分频器级数

5、,可用反相器整形而得到矩形脉冲输出。由于CMQS电路的输入阻抗极高,因此反响电阻Rl可选为IOM。较高的反响电阻有利于提高振荡频率的稳定性。非门电路可选74HCo0。本系统电源,如不用实联室电源,可以采用三端稳压块获得+5v稳压输出,如图2所示图23.3 分频器在数字电路中,分频器是一种可以进展频率变换的电路,其输入、输出信号是频率不同的脉冲序列。输入、输出信号频率的比值称为分频比。例如,2分频器的输出信号频率是输入信号频率的Q,8分频器的输出信号频率是输入信号频率的三。通常实现分频器的电路是计数器电路,一般采用多O级2进制计数器来实现。例如,将32768HZ的振荡信号分频为IHZ的分频倍数为

6、3276823,即实现该分频功能的计数器相当于15级2进制计数器。常用的2进制计数器有74HC393等。本次课程设计中采用CD4060来构成分频电路。CD4060在数字集成电路中可实现的分频次数最高,而且CD4()60还包含振荡电路所需的非门,使用更为方便。CD4060计数器为14级2进制计数器,可以将32768HZ的信号分频为2Hz,其内部框图如以下列图,从图中可以看出,CD4060的时钟输入端两个串接的非门,因此可以直接实现振荡和分频的功能。3.4 计数器3.4.1 同步十进制加法计数器74160功能介绍同步十进制加法计数器74160电路如图1所示,此电路增加了预置数、保持和异步置零的功能

7、。图1中LoAD为预置数控制端,RCO为进位输出端,CLR为异步置零端,ENP和ENT为工作状态控制端。CLK为脉冲控制端,Qa、Qb、Qc、QD为输出控制端。3.4.2 六十进制计数秒计数器的电路形式很过,一般都是由一级十进制计数器和一级六进制计数器组成,是用两块中规模集成电路74LS160按反响置零法串接而成。秒计数器的十位和个位,输出脉冲除用作自身清零外,同时还作为“分”计数器的输入信号。当第一个脉冲来到时两个数显同步置零,显示OO状态,即两个同步十进制加法计数器的输出分别为OOoO和OoO0,当第二个脉冲来到时个为脉冲作用下第一个同步十进制加法计数器的输出变为0001,而第二个同步十进

8、制加法计数器的工作状态控制端接的为低电平,所以不工作,继续保持为OoOo状态不变,当第一个同步十进制加法计数器输入第九个脉冲后,RCo进位输出端会置1,同时第二个同步十进制加法计数器的工作状态控制端接的为高电平,所以开场工作,输出由OOOO变为O(X)1,然后保持至第一个同步十进制加法计数器的输出再次变为IO01。当第一个同步十进制加法计数器的输出为0101,同时第二个同步十进制加法计数器的输出为100l时,两个同步十进制加法计数器的预置数控制端被同时置为0,即两个同步十进制加法计数器的输出均变为OoO0,从而完成六十进制计数,电路如图3图33.4.3 二十四进制计数二十四进制小时计数器,是用

9、两片74LS160构成的。也可用两块中规模集成电路74LS160和与非门构成。当第一个脉冲来到时两个数显同步置零,显示00状态,即两个同步十进制加法计数器的输出分别为OOOo和O(XX),当第二个脉冲来到时个为脉冲作用下第一个同步十进制加法计数器的输出变为0001,而第二个同步十进制加法计数器的工作状态控制端接的为低电平,所以不工作,继续保持为OOoO状态不变,当第一个同步十进制加法计数器输入第九个脉冲后,RCQ进位输出端会置为1,同时第二个同步十进制加法计数器的工作状态控制端接的为高电平,所以开场工作,输出由Oooo变为0001,然后保持至第一个同步十进制加法计数器的输出再次变为100Io当

10、第一个同步十进制加法计数器的输出为OoI0,同时第二个同步十进制加法计数器的输出为Ooll时,两个同步十进制加法计数器的预置数控制端被同时置为0,即两个同步十进制加法计数器的输出均变为0000,从而完成二十四进制计数,电路如图4。3.5 数字钟单元他分别由秒脉冲发生器,秒、分、时计数器、译码器,显示器等组成。这里只要设计成四位显示。“分”从OO至59,“时”从00至23秒可以用发光二极管显示。3.6 继电器电路继电器的通、断受控制器输出控制,当“开场定时”设定值到达时,继电器应该接通。而当“定时完毕设定值到达吐继电器应该断开。其定时波形如图6所示。继电器的出点可接交流、直流或其他信号。图63.

11、7 定时器局部3.7.1 定时器定时时间的设定定时器定时时间的设定,可以用逻辑开关(四个一组),分别置入0或1,再加译码、显示,就知其所设定的值.例如,四位开关为“1001”,显示器即显示9。另一个方法,用8421BCD码拨码开关KS系列.器件,拨码开关本身可显示数字,同时输出BCD码。例如,拨码开关置成“6”,其8421端将分别输出“0110”,并有“6”指示。3.7.2 定时器预置开关定时器控制的功能是将数字钟的时间与预置的开、关时间进展比较,并完成相应的开关动作。在定时预置开关电路中,有两组开关其实定时时间开关和中止定时时间开关每组有四个开关拨码开关他们输出的都是BCD码。3.8 控制局

12、部3.8.1 控制器控制搭的任务是将计数值与设定值进展比较,假设两者值相等,那么输出控制脉冲,使继电器电路接通。由于定时的时间有起始时间和终止时间,所以,为了区别这两个信号,采用穿插供电方式或采用三态门进展控制。3.8.2 控制电路局部5U,数字钟输出和定时拨码开关输出是通过异或们74LS86进展一位一位的比较,当定时开关时间到,即所有的数值全相等,在U74LS3O与非门输出端输出一个负脉冲,使控制触发器U74LS112变为高电平。Q为高电平,使得继电器RlT和RL2接通,定时器开场定时。RlT的接通,使得+5V从参加起始定时开关而转加到中止定时开关上,由于控制触发器UriQ=I(Q=O),使

13、定时器的定时开场指示灯亮当运行时间到中止时间设定值时,Um又一次输出一个负脉冲,使得控制触发器U3翻转,Q=0Un的低电平是Tl和T?关断,RLl继电器释放,又回到定时前的工作状态。同时Q=O又使定时完毕指示灯亮RL2用于外界所需控制的仪器。按下S2,可以去掉可能预先存在的定时设定。3.9 控制电路U8U,数字钟输出和定时拨码开关输出是通过异或们74LS86进展一位一位的比较,当定时开关时间到,即所有的数值全相等,在UJ4LS30与非门输出端输出一个负脉冲,使控制触发器U74LS112变为高电平。Q为高电平,使得继电器RlT和RL2接通,定时器开场定时。RLl的接通,使得+5V从参加起始定时开

14、关而转加到中止定时开关上,由于控制触发器LMQ=I(Q=O),使定时器的定时开场指示灯亮当运行时间到中止时间设定值时,IM又一次输出一个负脉冲,使得控制触发器U“翻转,Q=0U3的低电平是Tl和T2关断,RLl继电器释放,又回到定时前的工作状态。同时Q=O又使定时完毕指示灯亮RL2用于外界所需控制的仪器。3.10 整体电路“秒计数器”采用60进制计数器,是由2片74LS160和1片74LS00采用异步置0法连接而成,第一片的74LS160的十进制输出经74LSOO反向后接第二片的CP,当第1片的计数到9时,C输出高电平,此时第2片计数器CP=O,当下一个秒脉冲到达时第1片变为0,第2片变为CP

15、脉冲成为上升沿,第2片计数器计数为U这样一直计数下去当计数到50以后,第2片计数器的LD接第2片的计数器输出接了74LSOO的Qa和Qz对应的反向输出此时为LD=O,下一个脉冲到达第1片时,第1片计数从。开场计数,当第1片计为9时,第2片计数变为0;因为下一秒第1片将给第2片了一个CP脉冲,第2片的计数器输出接了74LSoO的Q,和Q2时应的输出,并且第1片给第2片一因此在变为6的瞬间置零,也变为0,到达了计60的目的,这时从第2片中引出一个分脉冲作为分计数器的输入CP脉冲。“分计数器”也采用60进制计数器,每累计60分钟,发出一个“时脉冲”信号,此计数原理与秒计数器完全一样。从分计数器输出的

16、该信号将被送到“时计数器”。时计数器”采用24进制计时器,也是有2片74LS160和1片74LS00采用清零法连接而成。24进制计数器开场计数时第一片的74LS160的十进制输出接第二片的CP,当第1片的计数到9时,十进制输出高电平,此时第2片计数器开场计数,当下一个秒脉冲到达时第1片变为0,第2片变为1,这样一直计数下去但当计到23时,下一脉冲到达时由于时计数器的第1片的Q2和第2片的Ql接74LSo(Mt应的输出同时接了两片的R置零端,在要变成24的瞬间两片都变为0,实现对一天24小时的累计,这时从第二片中引出一个周脉冲作为周计数器的输入CP脉冲。“周计数器”采用7进制计数器,用一片74LS160采用置数法连接而成。计数器从1开场计数,到7后通过74LSO

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 高等教育 > 大学课件

copyright@ 2008-2023 1wenmi网站版权所有

经营许可证编号:宁ICP备2022001189号-1

本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。第壹文秘仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知第壹文秘网,我们立即给予删除!